Опубликован: 04.08.2025 | Доступ: свободный | Студентов: 6 / 0 | Длительность: 01:52:00
Лекция 15:

Литература

< Лекция 14 || Лекция 15

Список использованных источников

  1. "RISC-V - звезда родилась: x86 не у дел, ARM сломала обе ноги", http://habr.com/ru/companies/servermall/articles/849382
  2. http://syntacore.ru/page/products/processor-ip/scr1x32ru
  3. ГОСТ Р 34.12-2015, КРИПТОГРАФИЧЕСКАЯ ЗАЩИТА ИНФОРМАЦИИ Блочные шифры, Москва, Стандартинформ 2015, УДК 681.3.06:006.354 ОКС 35. 040 ОКСТУ 5002 П85, http://www.gostinfo.ru/
  4. ГОСТ Р 34.13-2015, КРИПТОГРАФИЧЕСКАЯ ЗАЩИТА ИНФОРМАЦИИ Режимы работы блочных шифров, Москва, Стандартинформ 2015, УДК 681.3.06:006.354 ОКС 35. 040 ОКСТУ 5002 П85, http://www.gostinfo.ru/
  5. AMBA® APB Protocol Specification, Copyright © 2003-2023 Arm Ltd. All rights reserved. ARM IHI 0024E (ID022823), http://www.arm.com
  6. AMBA® AXI-Stream Protocol Specification, Copyright © 2010, 2021 Arm Limited or its affiliates. All rights reserved. ARM IHI 0051B (ID040921), http://www.arm.com

Дополнительные источники

  1. Sutherland, S., Moorby, P., Davidmann, S.,Flake, P., SystemVerilog for Design Second Edition: A Guide to Using SystemVerilog for Hardware Design and Modeling, Springer US, 2006.
  2. The Institute of Electrical and Electronics Engineers, Inc, IEEE Standard for SystemVerilog- Unified Hardware Design, Specification, and Verification Language, IEEE Std 1800™-2012 (Revision of IEEE Std 1800-2009) 21 February 2013.
  3. FPGA-based SDK projects for SCRx cores, http://github.com/syntacore/fpga-sdk- prj/tree/66c9e52b48f8ca59cb986855651523ccd9c8b2c5
  4. Харрис Д., Харрис С. Цифровая схемотехника и архитектура компьютера: RISC-V, ДМК-Пресс, 2021 г.
  5. The Institute of Electrical and Electronics Engineers, Inc, IEEE Standard VHDL Language Reference Manual, IEEE Std 1076, 2000 Edition, 30 January 2000.
  6. Бибило П.Н., Основы языка VHDL, URSS, 2021.
  7. Ритчи Д. М., Керниган Б. У., Язык программирования C, Вильямс, 2019.
< Лекция 14 || Лекция 15